Портал освітньо-інформаційних послуг «Студентська консультація»

  
Телефон +3 8(066) 185-39-18
Телефон +3 8(093) 202-63-01
 (093) 202-63-01
 studscon@gmail.com
 facebook.com/studcons

<script>

  (function(i,s,o,g,r,a,m){i['GoogleAnalyticsObject']=r;i[r]=i[r]||function(){

  (i[r].q=i[r].q||[]).push(arguments)},i[r].l=1*new Date();a=s.createElement(o),

  m=s.getElementsByTagName(o)[0];a.async=1;a.src=g;m.parentNode.insertBefore(a,m)

  })(window,document,'script','//www.google-analytics.com/analytics.js','ga');

 

  ga('create', 'UA-53007750-1', 'auto');

  ga('send', 'pageview');

 

</script>

Мікропроцесор I80286

Тип роботи: 
Навчальний посібник
К-сть сторінок: 
239
Мова: 
Українська
Оцінка: 
Зміст
 
Мікропроцесор I80286
 
1. Основні особливості архітектури мікропроцесора I80286
1.1. Загальні характеристики структури
1.2. Позначення МП та призначення виводів
2. Регістри МП I80286
3. Режими адресації МП I80286
3.1. Режими реальної адресації
3.2. Захищений режим
4. Захист в процесорі І80286
4.1 Кільця захисту
5. Віртуальна пам'ять у процесорі І80286 
Контрольні питання
 
Мікропроцесор І80386
1. Основні характеристики
1.1. 32-бітна архітектура
1.2. Історія розвитку 32-бітних мікропроцесорів
1.3. Мікропроцесор І80386
1.4. Високопродуктивна технологія
1.5. Забезпечення роботи з віртуальною пам'яттю
1.6. Механізми захисту
1.7. Сумісність з мікропроцесорами І8086/І80286
2. Прикладна архітектура
2.1. Регістри
2.1.1.Регістри загального призначення (загальні регістри)
2.1.2.Флаги і лічильник команд
2.2.1.Сегменти
2.2.2.Логічні адреси
2.2.3.Регістри сегментів і дескрипторів
2.2.4.Способи адресації
2.2.Типи даних і команди
2.2.1. Основні типи даних
2.2.2. Команди передачі даних
2.2.3. Арифметичні команди
2.2.4. Команди перетворення даних
2.2.5. Команди десяткової арифметики
2.2.6. Логічні команди
2.2.7. Команди зсуву та циклічного зсуву
2.2.8. Команди операцій над бітами
2.2.9. Команди управління флагами
2.2.10. Циклічні команди
2.2.11. Команди передачі керування
2.2.12. Команди керування процесором
2.2.13. Додаткові команди
2.2.14. Команди операцій з адресами
3.Системна архітектура
3.1Системні регістри
3.2.Забезпечення багатозадачних операційних систем
2.1.1.Сегмент стану задачі
2.1.2.Зміна задачі
3.3.Адресація
3.3.1.Принцип трансляції адреси
3.3.2.Сегменти
3.3.3.Сторінки
3.3.4.Віртуальна пам'ять
3.4.Захист
3.4.1.Привілеї
3.4.2.Привілейовані команди
3.4.3.Захист сегментів
3.4.4.Захист сторінок
3.5.Переривання й особливі ситуації
3.5.1.Таблиця дескрипторів IDT
3.6.Ввід/вивід
4.Архітектурна сумісність
4.1.Сумісність з I80286
4.2.Режими реального і віртуального 8086
Контрольні питання
 
Мікропроцесор І80486
1.Особливості організації I80486
1.1.Формат регістра CR0 процесора I80486
1.2.Формат регістра CR3 процесора І80486
2.Системні команди мікропроцесорів І80286/І80386/І80486
Контрольні питання
Архітектура процесорів Pentium
1.Особливості організації МП Pentium
2.Системна шина процесорів Pentium
Контрольні питання
 
МІКРО-ЕОМ К1816ВЕ48
1.Переваги і недоліки цифрових систем
2.Стуктура однокристальних мікро-ЕОМ
2.1.Основні характеристики
2.2.Організація вводу-виводу
3.Система команд МК48
3.1.Загальні відомості про систему команд
3.1.1.Типи команд МК48
3.2.Група команд пересилання даних
3.3.Група команд арифметичні операції
3.4.Група команд логічних операцій
3.5.Група команд передачі керування
3.6.Група команд керування режимом роботи МК
4.Приклади програм обробки даних у МК48
4.1.Приклади використання команд предачі даних
4.2.Приклад використання команд арифметичних операцій
4.3.Приклади використання команд логічних операцій
4.4.Приклади використання команд передачі керування і команд керування режимом МК48
Література
 
МІКРО-ЕОМ К1816ВЕ51
1.1.Загальні відомості про засоби мікропроцесорної техніки
2.1.Однокристальні мікроЕОМ сімейства МК51 (MCS51). Основні характеристики
2.2.Архітектура ОМЕОМ 80С51
2.3.Організація резидентного запам'ятовуючого пристрою пам'яті даних
2.4.Правила запису програми мовою ассемблера
2.5.Система команд ОМЕОМ МК51
2.6.Паралельні порти вводу / виводу інформації
2.7.Система переривань
2.8.Таймери / лічильники
2.9.Послідовний порт
Література
Контрольні питання
 
Мікроконтролери типу PIC16C5X
1.1.РІС - контролер 16С84. Організація, програмування та застосування
2.2.Огляд характеристик
3.Структурна схема PIC16C84
4.Відмінності PIC16C84 від PIC16C5x
5.Перехід від PIC16C5x до PIC16C84
6.Tипи корпусів і виконань
7.Маркування при замовленні
8.Розміщення виводів
9.Призначення виводів
10.Максимальні значення електричних параметрів
11.Огляд регістрів і ОЗП
12.Пряма адресація
13.Непряма адресація
14.RTCC таймер/лічильник
15.Проблеми з таймером
16.Регістр статусу
17.Програмні флаги статусу
18.Апаратні флаги статусу
19.Організація вбудованого ПЗП
20.PC і адресація ПЗП
21.Стек і повернення з підпрограм
22.Дані в EEPROM
23.Керування EEPROM
24.Організація переривань
25.Регістр запитів і масок
26.Зовнішнє переривання
27.Переривання від RTCC
28.Переривання від порту RB
29.Переривання від EEPROM
30.Огляд регістрів/портів
31.Схема ліній порту A
32.Схема лінії порту B
33.Проблеми з портами
34.Огляд команд і позначення
35.Байт-орієнтовані команди
36.Біт-орієнтовані команди
37.Переходи
38.Зауваження і пояснення
39.Умови скидання
40.Алгоритм скидання при включенні живлення
41.Watch Dog – таймер
42.Типи генераторів
43.Кварцеві генератори
44.RC генератор
45.Зовнішнє переривання
46.Регістр OPTION
47.Підключення подільника частоти
48.Конфігураційне слово
49.Індивідуальна мітка
50.Захист програм від зчитування
51.Режим зниженого енергоспоживання
52.Максимальні значення електричних параметрів
Додаток
53.Параметри постійного струму
Контрольні питання
Фото Капча